對(duì)于評(píng)估低電壓大電流電源的輸出特性時(shí),應(yīng)該準(zhǔn)備什么樣的電子負(fù)載裝置?另外,當(dāng)POL電源變?yōu)榈碗妷?,超出電子?fù)載裝置的電壓工作范圍時(shí),又該如何應(yīng)對(duì)呢?
當(dāng)發(fā)生以上情況等時(shí),應(yīng)該有許多用戶不知道如何去應(yīng)對(duì)。為了解決這些疑問(wèn),從本期內(nèi)容開(kāi)始會(huì)為大家介紹一下輸出低電壓大電流的POL電源。
什么是POL電源?
POL為Point of Load的略稱(chēng)。是放置在靠近LSI (如微處理器、DSP、FPGA、ASIC)的DC/DC轉(zhuǎn)換器。
作為POL電源出現(xiàn)的其中一個(gè)原因?yàn)?,半?dǎo)體制造的微型化的發(fā)展。隨著微型化的不斷發(fā)展,晶體管的耐受電壓也隨之下降,LSI的電壓電源也必須低于以往的5V。
近年來(lái),更是有低于1V的要求。由于低電壓化,以從前5V電源為例,可以允許±5%的變動(dòng)。但是,在低電壓化的現(xiàn)在,則要求電源電壓的±2%左右的高精度規(guī)格。因此,在不使用POL電源的情況下,則會(huì)因?yàn)椴季€電阻的電壓下降等原因很難控制在公差范圍內(nèi)。
過(guò)度擁擠電路的問(wèn)題點(diǎn)
當(dāng)電路過(guò)于擁擠時(shí),會(huì)產(chǎn)生哪些問(wèn)題點(diǎn)呢?大體上說(shuō),會(huì)產(chǎn)生以下3個(gè)問(wèn)題。
1. 由于布線電阻所造成的電壓下降
布線越長(zhǎng),電纜內(nèi)含有的電阻成分就會(huì)使電壓下降的越多。
2. 由于接線間電容所造成的噪聲
存在于電線之間的雜散電容。
3. 由于電線之間的互感而產(chǎn)生的噪聲。
關(guān)于上述提到的第2種與第3種「噪聲」,如果電線是分開(kāi)布線的話,噪聲應(yīng)該不會(huì)被傳傳達(dá),但是如果兩根電線處于平行狀態(tài),那么噪聲會(huì)通過(guò)該電線之間的雜散電容以及互感傳達(dá)。
另外,近年來(lái)由于對(duì)低電壓 · 大電流的要求,POL電源的需求變得越來(lái)越高。流過(guò)大電流時(shí)所出現(xiàn)的電壓下降會(huì)造成低電壓下進(jìn)一步的電壓下降,從而導(dǎo)致噪聲傳達(dá)。并且如之前所述一樣,無(wú)法保證LSI等的輸出電壓精度為±2%。