轉(zhuǎn)換延遲通常適用于流水線式轉(zhuǎn)換器。作為測量用于產(chǎn)生數(shù)字輸出的流水線(內(nèi)部數(shù)字級)數(shù)目的技術(shù)指標(biāo),轉(zhuǎn)換延遲通常用流水線延遲來規(guī)定。通過將此數(shù)目乘以應(yīng)用中使用的采樣周期,可計算實(shí)際轉(zhuǎn)換時間。
喚醒時間,為了降低功耗敏感型應(yīng)用的功耗,器件通常在相對不用期間關(guān)斷,這樣做確實(shí)可以節(jié)省大量功耗,但器件重新啟動時,內(nèi)部基準(zhǔn)電壓源的穩(wěn)定以及內(nèi)部時鐘的功能恢復(fù)都需要一定的時間,此時轉(zhuǎn)換的數(shù)據(jù)將不滿足技術(shù)指標(biāo)。
輸出負(fù)載,同所有數(shù)字輸出器件一樣,ADC,尤其是CMOS輸出器件,規(guī)定輸出驅(qū)動能力。出于可靠性的原因,知道輸出驅(qū)動能力比較重要,但最佳性能一般是在未達(dá)到完全驅(qū)動能力時。
在高性能應(yīng)用中,重要的是,將輸出負(fù)載降至最低,并提供適當(dāng)?shù)娜ヱ詈蛢?yōu)化布局,以盡可能降低電源上的壓降。為了避免此類問題發(fā)生,許多轉(zhuǎn)換器都提供LVDS輸出。LVDS具有對稱性,因此可以降低開關(guān)電流并提高總體性能。如果可以,應(yīng)該使用LVDS輸出以確保最佳性能。
未規(guī)定標(biāo)準(zhǔn),一個至關(guān)重要的未規(guī)定項(xiàng)目是PCB布局。雖然可規(guī)定內(nèi)容的不多,但它會顯著影響轉(zhuǎn)換器的性能。例如,如果應(yīng)用未能采用充足的去耦電容,就會存在過多的電源噪聲。由于PSR有限,電源上的噪聲會耦合到模擬輸入中,并破壞數(shù)字輸出頻譜,如圖4所示。
圖4a.電容與性能
圖4a.電容與性能